中国科学院计算技术研究所处理器芯片全国重点实验室两篇全同态加密芯片架构论文被DAC 2025接收。近日,该实验室的两篇论文《Hypnos: Memory Efficient Homomorphic Processing Unit》和《Ares: High Performance Near-Storage Accelerator for FHE-based Private Set Intersection》被电子设计自动化领域顶级会议DAC 2025(Design Automation Conference,CCF-A类)接收。这两篇论文的发表,展示了该实验室在全同态加密芯片架构创新方面的最新研究成果。 《Hypnos: Memory Efficient Homomorphic Processing Unit》论文聚焦于设计一种内存高效的全同态处理单元,旨在解决全同态加密在计算过程中面临的内存消耗巨大的问题。而《Ares: High Performance Near-Storage Accelerator for FHE-based Private Set Intersection》论文则提出了一种基于全同态加密的私有集合交集的高性能近存储加速器,该加速器能够显著提升私有集合交集运算的性能,同时保护数据隐私。 DAC 2025作为电子设计自动化领域的顶级会议,对于推动该领域的研究和发展具有重要意义。此次两篇论文的接收,不仅体现了中国科学院计算技术研究所处理器芯片全国重点实验室在全同态加密芯片架构创新方面的领先地位,也为该领域的研究和发展提供了新的思路和方法。